******大学国产DSP芯片采购单一来源采购前信息公示
发布日期: 2025-05-16
一、项目信息
******大学
******学院国产DSP芯片采购
预算金额:203000元
根据项目要求,需要将TI公司进口TMS320C6657芯片替换为性能相同、最小改动的国产化芯片。该芯片需为双核处理器、主频1G及以上,具备定浮点运算功能和TI公司TMS320C6657指令集兼容的国产DSP芯片。
其具体技术指标:
(1) 单片含有2 颗同构DSP 内核:
采用超长指令字(VLIW)结构;
支持SIMD操作;
★工作频率:不低于1GHz;
★指令集兼容TI TMS320C6657;
★支持定点运算性能:64GMAC/s@1GHz;浮点运算性能:32GFLOPS@1GHz;
★每个内核集成32KB L1指令Cache/SRAM;
★每个内核集成32KB L1数据Cache/SRAM;
★每个内核集成1MB L2 Cache/SRAM。
(2) 存储系统:
★2级片上存储:第1级:每个DSP内核具有32KB L1指令Cache/SRAM、32KB L1数据Cache/SRAM和1MB L2 Cache/SRAM;第2级:1个共享存储(SMC),容量6MB;
片上总存储容量为8MB+128KB。
★1个片外大容量DDR III接口:32位(数据)+8位(校验)DDR III接口;DDR时钟频率不低于400MHz、最高800MHz。
★1个外部存储接口(EMIF16):16位数据宽度;支持16位异步访问模式;支持SBSRAM;同步访问频率100MHz。
(3) 互连网络:
高速高带宽数据网络:在2个DSP内核、SMC、EMIF16、SRIO、PCIE、DMA传输通道、Turbo加速器、Viterbi加速器等设备之间提供高速高带宽并发数据传输;工作频率:不低于500MHz;数据位宽:256位。
快速配置网络:在2个DSP内核、SPI/I2C/UART/GPIO/McBSP/UPP等低速接口、信号灯、定时器、DMA配置通道等设备之间提供并发数据传输;工作频率:不低于500MHz;数据位宽:32位。
(4) 高速接口:
1路SRIO2.1高速串行链路:4 Lane,每Lane支持传输速率1.25Gbps、2.5Gbps、3.125Gbps和5Gbps;
1路PCIE 2.0高速串行链路:4 Lane,每Lane支持传输速率2.5Gbps和5Gbps;
1路GMAC千兆以太网接口:支持传输速率1000Mbps、100Mbps或10Mbps。
(5) 低速接口:
★1个串行外设接口SPI;
★1个主从式双向访问的I2C总线接口;
★1个通用异步收发传输器UART;
16个通用输入/输出接口GPIO;
★1个多通道缓冲串行接口McBSP;
★1个通用并行接口UPP。
(6) 集成外设:
全局信号灯寄存器,支持多核同步;
4个定时器
★2个独立的看门狗模块;
1个2通道256位宽EDMA;
1个4通道128位宽EDMA。
(7) 算法加速器:
1个Turbo算法加速器;
1个Viterbi算法加速器。
★(8) 全局中断控制器。
(9) 全局控制寄存器。
(10) 功耗管理单元。
★(11) 多态自举: 支持通过SRIO、PCIE、GMAC、EMIF16、UART、I2C、SPI等多种设备自举。
(12) 复位: 上电复位、芯片复位、系统复位。
★(13) 仿真调试:支持JTAG 边界扫描接口。
★(14) DSP开发环境支持TI CCS5.5、CCS6.0、CCS7.4等版本,有完整的多核编译、调试及仿真开发环境、算法库等,和TI公司TMS320C6657指令集兼容。
二、采用单一来源采购方式的原因及说明
FT-M6657N型号DSP是综合信息处理微系统中的必要芯片之一,是一款定位于通信、医疗、军事等领域的数字信号处理器,用以替代国外TMS320C6657芯片******有限公司是国内FT-M6657N型号DSP产品的唯一代理和唯一拥有自主知识产******有限公司提供,具有唯一性和必要性,且符合《中华人民共和国政府采购法》第三十一条相关规定,因此按照单一来源采购方式进行采购。
三、拟定供应商信息
******有限公司
公司地址:长沙高新开发区尖山路39号长沙中电软件园一期15栋
四、公示期限
2025年 5月16日至2025年5月21日,共计3个工作日
五、其他补充事宜
无
六、联系方式
1.采购人
联 系 人:顾陈
******大学
联系电话:******
2. 采购科
联 系 人:刘老师
******大学致远楼119室
联系电话:025-******
七、附件
单一来源采购专家论证意见表(格式见附件)
单一来源采购专家论证意见表.jpg